DK_START_GW5AR-LV25UG256PC2I1_V1.0 开发板适用于以太网通信,LVDS 通信和MIPI 通信,集成MIPI 接口、LVDS-TX 接口、LVDS-RX接口、以太网接口,USB 接口、GPIO 接口等等,满足FPGA 的MIPI D-PHY 功能评估、硬件可靠性验证及软件学习调试等多种应用需求。开发板的关键特性如下: ● FPGA 器件 - 高云GW5AR-LV25UG256P 的FPGA - 最多用户I/O 178 个 ● 下载与启动 - 板上集成USB 下载电路,通过Mini USB-B 接口下载 - 外部SPI FLASH 启动 ● 供电方式 - 外部DC5V 2A 供电 - 上电后,POWER 灯亮 - 开发板产生3.3V、2.1V、1.8V、1.2V、0.9V 电源 ● 系统时钟 - 50MHz 时钟 ● 存储器件 - 64Mbit NOR Flash ● 以太网接口 - 2 路以太网接口 - RGMII 接口,支持10BASE-T/100BASE-TX/1000BASE-T - 采用RJ45 连接器,内部集成网络变压器 ● MIPI 接口 - MIPI_RX/TX 硬核,单通道,包括4data+1clk - 4*GPIO - 3.3V 电源供电 - 采用80 触点,0.5mm 间距连接器 ● LVDS 接口 - 1 路LVDS-TX 接口,单通道,包括4data+1clk - 1 路LVDS-RX 接口,单通道,包括4data+1clk ● USB2.0 接口 - Mini USB-B 接口,带静电防护 ● ADC 接口 - 1 路ADC 接口 - 接口采用2x2p 插针 - ADC 差分输入设计了抗混叠滤波电路 ● LED&按键 - 2 个LED 指示灯 - 1 个按键 ● GPIO - 96 个5V 电平输出信号