DK_START_GW5AST-LV138FPG676A_V1.0 开发板适用于基于DDR3 的高速数据存储、基于 MIPI、LVDS、SERDES、FMC 等高速通信测试、GW5AST-138 系列 FPGA 功能评估、硬件可靠性验证及软件学习调试等多种应用需求。
开发板采用高云 GW5AST-LV138FPG676A 的 FPGA 器件,该器件为高云半导体 GW5AST 系列 FPGA 产品。该系列产品内部资源丰富,具有全新构架且支持 AI 运算的高性能 DSP ,高速LVDS 接口以及丰富的BSRAM存储器资源,同时集成自主研发的 DDR3、支持多种协议的 12.5Gbps SERDES(GW5AST-138 支持),提供多种管脚封装形式,适用于低功耗、高性能及兼容性设计等应用场合。22nm 工艺使 Arora V FPGA 产品适用于高速低成本的应用场合。
开发板的关键特性如下:
● FPGA 器件
- 主芯片采用 GW5AST-LV138FPG676A,为高云 Arora V FPGA,是高云半导体晨熙家族第五代产品
- 最多用户 I/O 312 个
● 下载与启动
- 板上集成下载模块,通过 USB 2.0 下载线下载
- 外部 FLASH 启动
- 加载完成后,DONE 灯亮
● 供电方式
- 外部 DC 12V 2A 供电
- 上电后,POWER 灯亮
- 开发板产生 0.9V、1.2V、1.5V、1.8V、2.5V、3.3V 及 FMC 接口、 MIPI 接口、SFP 接口所需的电源。
● 系统时钟
- 50MHz 时钟,100MHz 时钟,200MHz 时钟,用户可编程时钟
● 存储器件
- 4Gbit DDR3 SDRAM
- 128Mbit Quad SPI FLASH Memory
● SFP/SFP+接口
- 2 路小型可插拔 SFP+连接器,可接收 SFP 或 SFP+模块。
- 外部端接电路,以适配各种光模块。
● MIPI 接口
- 接口包括 10 对差分,其中 2 对时钟、8 对数据;34 个单端信号以及供电电源和 GND
- 采用 80 触点,0.5mm 间距连接器
● FMC 接口
- 58 对差分信号:34 对LA(LA00-LA33);24 对 HA(HA00-HA23)
- 4 对 GTP 收发器
- 2 对 GTP 收发器参考时钟
- 2 对外部输入差分参考时钟
- 159 个接地和 15 个电源连接
- 采用 400pin 1.27mm 间距 HPC FMC 连接器
- 3 个 lane 的差分信号同时引到 20pin 2.00mm 间距的双排插针
● XADC 模块
- 接口采用 2*4pin 插针
- XADC 差分输入设计了抗混叠滤波器
● PCIe x4 接口
- PCIe 卡的外形尺寸符合标准 PCIe 卡电气规范要求,可直接在普通PCIe x4 插槽上使用
- PCIe 接口的收发信号直接跟 FPGA 的 GTP 收发器相连接
● 调试模块
- 4 个按键
- 4 个 LED