DK_START_GW5A-LV25UG324_V2.0 开发板适用于 DDR3 的高速数据存储,MIPI、LVDS 等高速通信,ADC 模数转换,HDMI_TX 通信, USB2.0 通信,硬件可靠性验证及软件学习调试等多种应用需求。
主要特征:
● FPGA 器件
- 主芯片采用 GW5A-LV25UG324,为高云 Arora V FPGA,是高云半导体晨熙家族第五代产品
- 最多用户 I/O 239 个;
● 下载与启动
- 通过高云下载器连接板上 JTAG 接口下载程序
- 外部 SPI FLASH 启动
- 加载完成后,DONE 灯亮
● 供电方式
- 外部 DC 12V/2A 供电
- 上电后,POWER 灯亮
- 开发板产生 0.9V、1.2V、1.5V、1.8V、2.1V、2.5V、3.3V,5.0V 电压
● 系统时钟
- 50MHz 时钟
● 存储器件
- 4Gbit DDR3 SDRAM
- 64Mbit Quad SPI Flash Memory
● LVDS 接口
- LVDS_TX 接口,单通道,包括 4data+1clk
- LVDS_RX 接口,单通道,包括 4data+1clk
● MIPI 接口
- MIPI_RX/TX 硬核,单通道,包括 4data+1clk
- 4*GPIO
- 3.3V 电源供电
- 采用 80 触点,0.5mm 间距连接器
● ADC
- 1 路 ADC 接口
- 接口采用 1*2pin 插针
- ADC 差分输入设计了抗混叠滤波器
● 按键&LED
- 4 个按键
- 4 个 LED
● HDMI 接口
- 1 路 HDMI-TX 接口
● USB2.0 接口
- Mini USB-B 接口,带静电防护
● GPIO 接口
- 18 个 2.5V 供电的 GPIO